• 會員中心
  • 訂閱管理
  • 常見問題
  • 登出
notice-title img

親愛的讀者您好:

經濟日報 LifeStyle品味 全新改版,推出精緻的生活情報,內容包括時尚、旅遊、藝文、珠寶、精品、遊艇、汽車、醇酒、手錶...等。

誠摯邀請您,在緊湊的行程之餘,試著放下待辦事項,和我們一同欣賞生活裡的美好事物。



不再通知
明天提醒

工研院AIoT異質性嵌入式系統開發課程 物聯網熱潮下最夯進修

提要

課堂理論實作並具 專業廣受科技大廠工程師按讚

本文共2120字

經濟日報 賴俊明

台灣作為全球科技產業鏈重要成員之一,隨著聯網裝置在各領域應用的多樣與普及,5G網路應用,連帶引起國內相關產業的加速研發與人才需求,其中,異質整合的應用勢不可擋,人工智慧(AI)結合物聯網(IoT)的智慧物聯(AIoT) 將成為未來產業成長的動能,AIoT應用將引爆嵌入式系統的智慧功能需求。

物聯網產業橫跨資訊製造業、設備製造業、軟體和資訊服務業,集電腦、通訊、網路、運算、感測器、嵌入式系統、微電子等多個技術領域。其中,「嵌入式系統」是所有電子產品最重要的底層核心技術之一,整合應用在工業自動化控制、工業電腦相關、設備供應商、系統整合商,例如:台達電、研華、光寶科技,會需要RTOS以及嵌入式Lunix等專業能力。

推薦

半導體及IC設計相關,包含電子、醫療、通訊相關產業,例如:台積電、聯詠、聯發科、瑞昱,則會再多需要FPGA。

工研院作為國內科技產業人才的重要搖籃,今(2023)年推出一系列AIoT異質性嵌入式系統開發實戰系列課程,包含【嵌入式物聯網RTOS硬即時作業系統開發】、【嵌入式物聯網Linux系統開發工程師培訓班】、【嵌入式 FPGA 系統加速應用程式設計】,由具有多年實務經驗的專業講師授課,著重於程式設計實務演練,除了講解程式設計理論及語法,課堂上會現場撰寫程式範例,直接於教學板上執行測試,學員可以清楚了解如何從無到有,完整撰寫程式,培養全方位完整系統開發與符合業界實作的能力。

工研院AIoT異質性嵌入式系統開發實戰系列課程除了廣受國內科技大廠包班開課之外,上課學員只要總出席率達80%,將由工業技術研究院產業學院核發培訓證書,對於公司內技能佐證與未來轉職均有正向助益。

【嵌入式物聯網RTOS硬即時作業系統開發】

報名連結點我

單元一:嵌入式物聯網ARM-Cortex Mx系統開發韌體實戰

█課程特色:

1.瞭解Cortex-M4系列結構及其指令集,及熟悉Cortex-M4系列結構之嵌入式程式設計的方法。

2.瞭解STM32處理器各個介面開發的原理。

█適合對象:熟悉 C & C++ 語言、數位邏輯

單元二:嵌入式物聯網RTOS硬即時作業系統移植與開發實戰

█課程特色:

1.特別增加各種RTEMS RTOS實務LAB Demo,包含多任務程式開發/按鍵輸入/GPIO輸出、任務間通信實驗、串列介面實作、SPI介面實作及LCD控制應用,以適用於業界不同之需求。

2.瞭解RTEMS RTOS硬即時的工作原理,與瞭解RTEMS RTOS移植方式。

█適合對象:

1.熟悉 C & C++ 語言、數位邏輯。

2.建議需上過【單元一】嵌入式物聯網 ARM-Cortex Mx系統開發韌體實作實戰。

【嵌入式物聯網Linux系統開發工程師培訓班】

報名連結點我

單元一:嵌入式 Linux系統實作與程式設計實務

█適合對象:想從事Linux程式開發或嵌入式應用程式開發者。

單元二:嵌入式Linux驅動程式實務

█適合對象:想要從事Linux驅動程式開發、嵌入式驅動程式開發、嵌入式Linux核心開發者。

單元三:嵌入式IoT Linux網路通訊及多媒體應用實務

█適合對象:想從事Linux程式開發、網路應用程式設計、Linux平台驅動程式開發、嵌入式設計師、韌體工程師、資訊家電設計師者。

【嵌入式 FPGA 系統加速應用程式設計】

報名連結點我

單元一:FPGA Verilog HDL數位邏輯電路設計與周邊控制實戰

█課程特色:

1.目前業界FPGA / CPLD的主流廠家為Xilinx,相關TOOL操作廠商與代理商都會提供良好的訓練。所以本課程的進行,是設計語法與實作並重,透過範例與各種介面專題之設計,讓學員在以Verilog為主的各種相關設計領域中,熟悉Verilog語言全貌,大大的提升學員的數位設計與IC設計能力。

2.課程內容進行,將由講師實際講解 Verilog Coding 的實用密技技巧之心法,讓學員心中有數位邏輯電路,手中可寫出對應Verilog程式代碼。

3.帶領學員以數位邏輯電路之思維方式,熟知Verilog程式不再是一行行的代碼,而是一塊一塊的硬體模組,進而達到在FPGA處理速度與面積間,獲得最佳效果。

█適合對象:

1.想從事CPLD、FPGA相關研發工作者。

2.資訊、資工、資管、電子、電機等相關科系畢業生。

3.熟悉邏輯設計以計算機組織者佳。

單元二:FPGA設計與圖像處理實戰

█課程特色:

1.使用VIVADO HLS和FPGA進行圖像處理:利用HLS上的計算機視覺和圖像/視頻處理庫。

2.在帶有HLS IP的VIVADO工具上設計完整的圖像處理流水線,並在Zynq FPGA 測試設計。

3.創建C/C++ Project,使用高級合成(VIVADO HLS)對其進行模擬、合成和導出。

4.調試和優化Xilinx FPGA HLS Project。

█適合對象:

1.想從事CPLD、FPGA相關研發工作者。

2.資訊、資工、資管、電子、電機等相關科系畢業生。

3.熟悉邏輯設計以計算機組織者佳。

教學使用開發版示意圖
教學使用開發版示意圖

課程聯絡人:

(02)2370-1111

分機609,yunan@itri.org.tw 黃小姐

分機310,itri535166@itri.org.tw 陳小姐

※ 歡迎用「轉貼」或「分享」的方式轉傳文章連結;未經授權,請勿複製轉貼文章內容

上一篇
2023國際時尚美學創意競賽 即日起報名中
下一篇
國境開放 Tools Kingdom首屆國際五金工具博覽會10月12日台中登場

相關

熱門

看更多

看更多

留言

完成

成功收藏,前往會員中心查看!